Интерфейс RapidIO
Архитектура RapidIO является технологией высокопроизводительного адресуемого взаимодействия на основе коммутируемых пакетов. Архитектура известна с 2000 года и разработана для применения в системах цифровой обработки сигналов. Особенностью RapidIO является гарантированная доставка пакетов и ответов, а также малое время отклика. Допускается замедление отклика: короткие (менее 10 мкс), средние (несколько десятков микросекунд) и долгосрочные (до нескольких миллисекунд). Рекомендуется использовать для управления и оперативного обмена короткими данными между модулями, между шасси и, если требуется, между микросхемами ПЛИС. Разработанные изделия, как правило, имеют относительно низкое потребление для задач скоростной обработки. В ИнСис есть опыт реализации последовательной версии интерфейса RapidIO (Serial RIO, SRIO). Его можно применить на всех модулях с ПЛИС AMD (Xilinx), имеющих внешнее подключение к мультигигабитным передатчикам MGT. Дополнительно к этому были выпущены модули с процессором TMS320C6678, специально предназначенные для SRIO:
- DSP6678P –модуль PCIe с TMS320C6678
- FMC111P – модуль PCIe с Artix 7 и TMS320C6678
- FMC112cP – модуль CPCI с Virtex 6 и двумя TMS320C6678
- FMC117cP – модуль CPCI с Kintex 7 и двумя TMS320C6678
